题名 |
先進加密標準(AES)矽智財之實現 |
并列篇名 |
The Silicon IP Implementation issue of Advanced Encryption Standard (AES) |
DOI |
10.29987/CCUHKJE.200606.0006 |
作者 |
陳松彬(Son-Bin Chen);廖偉廷(Wei-Tin Liao);李逸中(I-Chong Lee);劉宗慶(Tsung-Ching Liu) |
关键词 | |
期刊名称 |
華岡工程學報 |
卷期/出版年月 |
20期(2006 / 06 / 01) |
页次 |
49 - 53 |
内容语文 |
繁體中文 |
中文摘要 |
我們根據美國國家標準局於2002年5月26日所發佈之Rijndael先進加密標準(AES),針對該演算法分析與模擬後,再嘗試實體化。我們使用Modelsim發展Verilog RTL code,並用FPGA驗證,並探討速度最佳化。旨在設計一小硬體面積與高資料運算量之AES矽智財,即AES之硬體電路設計。在小硬體面積方面將從構成AES之關鍵要件S-box著手,本研究亦將嘗試設計一新電路架構以取代使用唯讀記憶體與隨機存取記憶體之方式以節省硬體耗用量。在高資料運算速度方面則使用管線化之硬體架構以縮短對資料作加密與解密的時間。最後則選用FPGA作為實現本設計之平台。 |
英文摘要 |
This paper deals with the algorithm analysis and implementation issue of the AES (Advanced Encryption Standard) used in the network security of modern communication systems, such as internet (intranet) and iTV systems. In detail, we use Matlab to simulate the Rijndael AES algorithm which has been selected to be the standard by NIST in the year 2002 among the five candidates and also perform the possible FPGA and hardware design analysis on implementation of a prototype AES chip. |
主题分类 |
基礎與應用科學 >
化學 工程學 > 工程學總論 工程學 > 電機工程 |